Use este identificador para citar ou linkar para este item: http://repositorio.ufes.br/handle/10/9689
Registro completo de metadados
Campo DCValorIdioma
dc.contributor.advisorBASTOS FILHO, T. F.
dc.date.accessioned2018-08-02T00:01:47Z-
dc.date.available2018-08-01
dc.date.available2018-08-02T00:01:47Z-
dc.identifier.citationLeandro Bueno, Interface Cérebro-Computador Baseada em EEG Utilizando Redes Neurais Auto-Organizadaspor
dc.identifier.urihttp://repositorio.ufes.br/handle/10/9689-
dc.publisherUniversidade Federal do Espírito Santopor
dc.titleInterface Cérebro-Computador Baseada em EEG Utilizando Redes Neurais Auto-Organizadaspor
dc.typedoctoralThesisen
dc.contributor.memberSAMATELO, J. L. A.
dc.contributor.memberLIMA, E. R.
dc.contributor.memberBENEVIDES, A. B.
dc.contributor.memberAnselmo Frizera Neto
dcterms.abstractNesta Tese de Doutorado se apresenta o desenvolvimento de um sistema de Interface Cérebro Computador (ICC) que utiliza sinais de Eletroencefalografa (EEG) e classifcadores baseados em redes neurais autoorganizadas (Self Organizing Maps SOM). Nesta Tese se analisam os problemas das ICCs e se apresentam os resultados conseguidos com o sistema desenvolvido. Este sistema utiliza um equipamento clínico de aquisição de sinais EEG e um computador pessoal para processar os dados. Usando a energia das componentes de frequência dos sinais EEG capturados como características, e um classifcador baseado em uma rede neural autoorganizada. O grande desafo da utilização das redes autoorganizadas é a interpretação da saída da rede, devido a que esta rede possui uma saída para cada um dos neurônios presentes na rede. A contribuição desta tese está no método de interpretação da saída dos neurônios da rede SOM, o qual é implementado através de um conjunto de máscaras que representam a probabilidade da ativação dos mesmos para uma determinada classe. Todos os algoritmos utilizados nesta Tese de Doutorado podem ser adaptados facilmente para serem executados em sistemas embarcados com menor poder de processamento, tais como Processadores Digitais de Sinais (Digital Signal Processor DSP) ou microcontroladores. A interface cérebrocomputador (ICC) desenvolvida nesta Tese de Doutorado foi testada e validada de forma offline, com dados de bancos de dados externos de EEG, e com voluntários, apresentando resultados satisfatórios em ambos os casos, quando comparados a outros trabalhos da literatura com o mesmo número de tarefas.por
dcterms.creatorLeandro Bueno
dcterms.formatapplication/pdfpor
dcterms.issued2017-06-06
dcterms.subjectInterface CérebroComputadorpor
dcterms.subjectRedes Neurais AutoOrganizadaspor
dc.publisher.countryBRpor
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapor
dc.publisher.initialsUFESpor
dc.publisher.courseDoutorado em Engenharia Elétricapor
dc.contributor.advisor-coFERREIRA, A.
Aparece nas coleções:PPGEE - Teses de doutorado

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
tese_11033_Leandro Bueno.pdf17.3 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.